请选择 进入手机版 | 继续访问电脑版

Exynos4412/4418/6818/i.MX6开发板俱乐部

 找回密码
 立即注册
搜索
热搜: 活动 交友 discuz
查看: 2472|回复: 0

64位! Cortex-A53架构浅析

[复制链接]

57

主题

248

帖子

1820

积分

管理员

Rank: 9Rank: 9Rank: 9

积分
1820
发表于 2016-9-16 14:18:06 | 显示全部楼层 |阅读模式
S5P6818芯片采用Cortex-A53架构!

Cortex-A53和其高端兄弟Cortex-A57一样都是64位架构,实目前ARM的主力,且二者的指令集是完全兼容的,可以组成新的big.LITTLE搭档。

A53是双发射顺序执行架构,相较于Cortex-A7在指令并发方面更加灵活,分支预测、数据处理、载入存储、浮点/NEON等等都可以从两个解码路径内同时发射。

A53的整体渲染流水线也没太大变化,仍然是八级的,可以分为三级拾取加五级解码执行,或者七级浮点/NEON。大多数指令都会在一个周期内完成,因此分支预测的精度就至关重要。幸运的是,A53在这方面大为提高,甚至借鉴了双发射乱序执行架构A12的做法。

后端部分也有所改进,数据路径更通畅。

基本上可以说,A53做到了顺序执行架构的极致。

以下就是ARM A5、A7、A9、A53在核心级别上的同频性能对比,但注意都是AArch32 32位模式的。


即便没有64位模式,A53也要比前辈A5/A7快得多,甚至完全超过了A9,不过这里都是1.2GHz,A9r4完全可以更高频率制胜,A53能否跑到2.3GHz还不好说。

A53架构的另一个重点是降低功耗、提高能效,目标是28nm HPM制造工艺下、运行SPECint2000测试时,单个核心的功耗不超过0.13W。高通使用的是28nm LP,功耗可能会稍高一些,但就绝对值而言仍是极低的。



回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

QQ|手机版|迅为电子 ( 京ICP备12036083号-2

GMT+8, 2019-1-24 14:06 , Processed in 0.076119 second(s), 21 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回复 返回顶部 返回列表